RTL Prototipleme: FPGA'dan ASIC'e | ISERA
İleri Seviye Donanım Tasarımı

RTL Prototipleme:
FPGA'dan ASIC'e

Mimariden fiziksel doğrulamaya kadar, endüstri standartlarında bir dijital tasarım akışını deneyimleyin.

4 Hafta Eğitim Süresi
4 Proje Uygulamalı
36 Saat Canlı Eğitim
📅 Tarih: 3 Şubat 2026
Kontenjan: Sınırlı

🎓 Eğitmenlerinizi Tanıyın

Türkiye’de FPGA, ASIC ve sayısal tasarım alanında uzman değerli eğitmenimizle öğrenin.

Doç. Dr. Serkan Dereli

Doç. Dr. Serkan Dereli

SUBÜ ASIC Danışmanı

Donanım tasarımı ve yapay zeka uygulamaları alanında 20 yılı aşkın deneyime sahip olan Doç. Dr. Serkan Dereli, akademik kariyerine 2013'te öğretim görevlisi olarak başladıktan sonra, doktora çalışmasında özgün bir 7-DOF robot kolu tasarlayıp gerçek zamanlı yapay zeka optimizasyonlarıyla çalıştırdı.

RDV‑PSO algoritmasını FPGA donanımına entegre ederek paralel işlem gücünü 1000 kat artıran Serkan Dereli, doktora sonrası SUBÜ AI ve SUBÜ ASIC ekipleriyle Türkiye dereceli yarışma projeleri ve 20'den fazla AR‑GE projesine imza attı.

TÜBİTAK ve TEYDEB projelerinde hakemlik ve izleyicilik yapan; görüntü işleme ve sayısal tasarım konularında iki kitabı yayınlanmış olan eğitmenimiz, güncel endüstri ve akademi deneyimini bootcamp eğitimimizde sizlerle paylaşıyor.

Havva Nemli

Havva Nuriye Nemli

Eğitmen – FPGA & Donanım Tasarımı

Sayısal tasarım temelleri, Verilog HDL, kombinasyonel–sekansiyel devreler ve FPGA tabanlı sistem mimarileri alanında uzmanlaşmış bir donanım mühendisi olarak; sayısal tasarım, Verilog HDL ve FPGA tabanlı sistem mimarileri konusunda birçok öğrenciye gerçek proje deneyimi kazandırdım.
Teoriyi sadece anlatmakla kalmıyor, gerçek FPGA kartları üzerinde çalışan endüstri seviyesinde projeleri bizzat öğrencilerle inşa ediyorum.
Uygulamalı yaklaşımım sayesinde öğrenciler:

  • Donanımı yalnızca öğrenmiyor, gerçekten tasarlayıp çalıştırıyor,
  • Kendi projeleriyle portföy oluşturuyor,
  • Mülakatlarda fark yaratan pratik bilgi ve özgüveni kazanıyor,
  • Sıfırdan başlayanlar bile kısa sürede hardware developer seviyesine yükseliyor.
Güncel sektör ihtiyaçlarını, gerçek iş akışlarını ve modern FPGA/ASIC pratiklerini eğitimlere entegre ederek; katılımcılara yalnızca bilgi değil, sahada karşılığı olan bir donanım vizyonu kazandırıyorum.

Eğitim Müfredatı
FPGA prototiplemeden ASIC uyumlu tasarıma uzanan bu programda, zamanlama analizi, PPA optimizasyonu ve gerçek mühendislik kararları uygulamalı projelerle ele alınır.
1. Hafta
Sentezlenebilir RTL ve Verilog Temelleri
Kombinasyonel ve senkron tasarım
FSM kodlama prensipleri
Clock ve reset mimarisi
Hafta Sonu Projesi: Parametrik, çok-çevrimli aritmetik çekirdek
2. Hafta
RTL Doğrulama ve Wrapper Tabanlı Entegrasyon
Testbench mimarisi
Core–environment ayrımı
Wrapper ile IO soyutlama
Hafta Sonu Projesi: Doğrulanmış ve wrapper ile entegre IP
3. Hafta
PPA Odaklı RTL Optimizasyonu
Kritik yol analizi ve pipeline
Paralel datapath tasarımı
Alan–hız trade-off kararları
Hafta Sonu Projesi: Pipeline ve paralel mimari karşılaştırması
4. Hafta
Zamanlama Analizi ve ASIC-Uyumlu RTL
Static timing analysis
Critical path yorumu
ASIC’e taşınabilir kodlama
Hafta Sonu Projesi: Zamanlama odaklı ASIC-hazır RTL

Bir Eğitimden Daha Fazlası:
Gerçek Bir Mühendislik Yolculuğu

ISERA Akademi’nin uygulamalı donanım eğitimine katılan öğrencimizin kısa sürede nasıl geliştiğini, modern FPGA projeleriyle edindiği yetkinliklerin onu bugün ekibimizde aktif olarak görev alan bir mühendis adayına nasıl dönüştürdüğünü izleyin.

  • Endüstri uyumlu ve sentezlenebilir RTL tasarımlar geliştirebilirsin
  • 🧩 Doğrulanmış ve projeye entegre edilebilir IP’ler üretebilirsin
  • 🎯 PPA odaklı mimari kararlar alabilen bir tasarımcı bakış açısı kazanırsın
  • Zamanlama analizi yapabilen ve kritik yolları yorumlayabilirsin
  • 🚀 FPGA’dan ASIC’e uzanan gerçek tasarım akışına hâkim olursun

Bu Eğitim Tam Sana Göre!

Donanıma ilgi duyan, kariyerinde yeni bir alan keşfetmek isteyen veya mühendislik alanında kendini geliştirmek isteyen herkes katılabilir.

🎓

Üniversite Öğrencileri

Mühendislik okuyan ya da teknik alanlara ilgi duyan öğrenciler için temelden başlayan, kolay anlaşılır ve uygulamalı bir eğitim.

💡

Kariyerine Yeni Bir Alan Eklemek İsteyenler

Donanım tasarımını öğrenip portföyüne güçlü bir teknik beceri eklemek isteyen genç profesyoneller için harika bir başlangıç.

🧑‍🔧

Temelden Öğrenmek İsteyenler

“Hiç bilmiyorum ama öğrenmek istiyorum” diyen, sıfırdan donanım dünyasına adım atmak isteyen herkes için uygundur.

🚀

Gelecek Teknolojilere İlgi Duyanlar

Çip tasarımı, yapay zeka donanımları ve geleceğin teknolojilerine ilgi duyan; bu alanda kendine yol açmak isteyen herkes katılabilir.

Kariyerinde Yeni Bir Sayfa Aç

Donanım tasarımı, FPGA ve yapay zekâ teknolojilerinde uzmanlaşmak için seni geleceğe hazırlayan bir adım at. Yerler hızla doluyor — hemen kaydını oluştur!

🚀 Kayıt Ol

Bu Bootcamp Sana Ne Kazandırır?

RTL seviyesinden başlayarak FPGA prototipleme ve ASIC uyumlu tasarıma uzanan, gerçek mühendislik yetkinlikleri kazandıran uygulamalı bir program.

🧠

Sentezlenebilir ve Doğru RTL Yazma

Kombinasyonel ve senkron mantığı doğru kuran, FPGA ve ASIC uyumlu RTL kodlama becerisi kazanırsın.

🧩

Doğrulanabilir IP Geliştirme

Testbench yapıları, wrapper mimarileri ve entegrasyon prensipleriyle projeye hazır IP’ler üretmeyi öğrenirsin.

PPA Odaklı Tasarım Bakış Açısı

Güç, performans ve alan dengesi gözetilerek mimari kararlar alabilen bir tasarımcı yaklaşımı kazanırsın.

Zamanlama Analizi Yetkinliği

Static timing analysis yapabilen, kritik yolları yorumlayabilen ve tasarımı buna göre iyileştirebilen bir seviyeye ulaşırsın.

🔁

FPGA’dan ASIC’e Taşınabilir Tasarım

FPGA üzerinde prototiplenen bir RTL’in, ASIC akışına uygun şekilde nasıl yazılması gerektiğini öğrenirsin.

🚀

Gerçek Proje ve Portföy Çıktısı

Eğitim sonunda elinde, mülakatlarda ve başvurularda anlatabileceğin somut ve teknik projeler olur.

💬 Sıkça Sorulan Sorular

RTL Prototipleme: FPGA'dan ASIC'e Bootcamp programı hakkında merak edilenler.

🎓

Eğitim Hakkında

Eğitime kimler katılabilir?
+
Mühendislik öğrencileri, yeni mezunlar, sayısal tasarıma giriş yapmak isteyen yazılım geliştiriciler veya FPGA öğrenmek isteyen herkes katılabilir.
Eğitim kaç hafta sürüyor?
+
Toplam 4 hafta sürmektedir. Her hafta 3 gün × 3 saat, toplam 36 saatlik uygulamalı ders içermektedir.
Eğitim online mı yapılacak?
+
Evet, tüm oturumlar canlı olarak yapılır. Katılımcılara ders bağlantıları önceden gönderilir.
💻

Teknik ve Uygulama

Hangi yazılımlar kullanılacak?
+
Vivado, Logisim, Python terminal ve testbench araçları kullanılacaktır.
Derslerde kodlama yapacak mıyız?
+
Evet. Her hafta Verilog HDL ile aktif olarak kod yazıp simüle edeceksiniz.
Final projesi var mı?
+
Her haftanın sonunda büyük bir proje ile öğrenilenler tekrar edilir.
📜

Ücret, Sertifika ve Destek

Eğitimin ücreti nedir?
+
Güncel ücret, kampanya dönemlerine göre değişiklik göstermektedir. Kayıt panelinde güncel fiyatı görüntüleyebilirsiniz.
Taksit imkânı var mı?
+
Evet. Kredi kartı ile taksitli ödeme yapılabilir. PayTR alt yapısı kullanılmaktadır.
Sertifika veriliyor mu?
+
Evet! Eğitimi başarıyla tamamlayanlara ISERA Akademi onaylı sertifika verilir.
Ders kayıtlarına erişim süresi nedir?
+
Tüm ders kayıtları eğitim bitiminden sonra 4 ay boyunca açık kalır.
Eğitim sonrası destek veriliyor mu?
+
Evet. Katılımcılar proje ve teknik sorularını eğitim bitiminden sonra 1 ay boyunca eğitmenlere iletebilir.
Alışveriş Sepeti
Bilgisayarlı Görü Bootcamp
Bilgisayarlı Görü Bootcamp Başladı
Uygulamalı içerik • Sertifika • Kontenjan sınırlı
Detayı Gör →